SPC5634MF2MLQ80 NXP
Có sẵn
SPC5634MF2MLQ80 NXP
• Thông số hoạt động - Hoạt động hoàn toàn tĩnh, 0 MHz - 80 MHz (cộng với điều chế tần số 2% - 82 MHz) - –40 C đến 150 C phạm vi hoạt động nhiệt độ tiếp giáp - Thiết kế công suất thấp - Tiêu tán điện năng dưới 400 mW (danh nghĩa) - Được thiết kế để quản lý năng lượng động của lõi và thiết bị ngoại vi - Cổng đồng hồ được điều khiển bằng phần mềm của các thiết bị ngoại vi - Chế độ dừng công suất thấp, với tất cả các đồng hồ dừng - Được chế tạo theo quy trình 90 nm - Logic bên trong 1,2 V - Nguồn điện đơn với 5,0 V 5% ( 4.5 V đến 5.25 V) với bộ điều chỉnh bên trong để cung cấp 3.3 V và 1.2 V cho lõi - Các chân đầu vào và đầu ra với phạm vi 5.0 V 5% (4.5 V đến 5.25 V) phạm vi - 35% / 65% mức chuyển đổi VDDE CMOS (có độ trễ) - Độ trễ có thể lựa chọn - Điều khiển tốc độ quay có thể lựa chọn - Các chân Nexus được cung cấp bởi nguồn cung cấp 3.3 V - Được thiết kế với các kỹ thuật giảm EMI - Vòng lặp khóa pha - Điều chế tần số của tần số xung nhịp hệ thống - Điện dung bỏ qua trên chip - Tốc độ quay có thể lựa chọn và Sức mạnh ổ đĩa • Bộ xử lý lõi e200z335 hiệu suất cao - Mô hình lập trình viên Power Architecture Book E 32-bit - Cải tiến mã hóa độ dài thay đổi - Cho phép bộ lệnh Power Architecture được mã hóa tùy chọn trong các lệnh hỗn hợp 16 và 32-bit - Kết quả kích thước mã nhỏ hơn - Vấn đề duy nhất, CPU tuân thủ công nghệ Power Architecture 32-bit - Thực thi và nghỉ hưu theo thứ tự - Xử lý ngoại lệ chính xác - Bộ xử lý nhánh - Bộ cộng tính địa chỉ nhánh chuyên dụng - Chi nhánh tăng tốc bằng cách sử dụng Bộ đệm lệnh Branch Lookahead - Đơn vị tải / lưu trữ - Độ trễ tải một chu kỳ - Hoàn toàn đường ống - Hỗ trợ Endian lớn và nhỏ - Hỗ trợ truy cập sai - Bong bóng đường ống không tải để sử dụng - Ba mươi hai thanh ghi mục đích chung (GPR) 64 bit - Đơn vị quản lý bộ nhớ (MMU) với bộ đệm nhìn sang một bên dịch liên kết hoàn toàn 16 mục nhập (TLB) - Bus lệnh riêng biệt và bus tải / lưu trữ - Hỗ trợ ngắt vectơ - Độ trễ ngắt < 120 ns @ 80 MHz (measured from interrupt request to execution of first instruction of interrupt exception handler)
• Thông số hoạt động - Hoạt động hoàn toàn tĩnh, 0 MHz - 80 MHz (cộng với điều chế tần số 2% - 82 MHz) - –40 C đến 150 C phạm vi hoạt động nhiệt độ tiếp giáp - Thiết kế công suất thấp - Tiêu tán điện năng dưới 400 mW (danh nghĩa) - Được thiết kế để quản lý năng lượng động của lõi và thiết bị ngoại vi - Cổng đồng hồ được điều khiển bằng phần mềm của các thiết bị ngoại vi - Chế độ dừng công suất thấp, với tất cả các đồng hồ dừng - Được chế tạo theo quy trình 90 nm - Logic bên trong 1,2 V - Nguồn điện đơn với 5,0 V 5% ( 4.5 V đến 5.25 V) với bộ điều chỉnh bên trong để cung cấp 3.3 V và 1.2 V cho lõi - Các chân đầu vào và đầu ra với phạm vi 5.0 V 5% (4.5 V đến 5.25 V) phạm vi - 35% / 65% mức chuyển đổi VDDE CMOS (có độ trễ) - Độ trễ có thể lựa chọn - Điều khiển tốc độ quay có thể lựa chọn - Các chân Nexus được cung cấp bởi nguồn cung cấp 3.3 V - Được thiết kế với các kỹ thuật giảm EMI - Vòng lặp khóa pha - Điều chế tần số của tần số xung nhịp hệ thống - Điện dung bỏ qua trên chip - Tốc độ quay có thể lựa chọn và Sức mạnh ổ đĩa • Bộ xử lý lõi e200z335 hiệu suất cao - Mô hình lập trình viên Power Architecture Book E 32-bit - Cải tiến mã hóa độ dài thay đổi - Cho phép bộ lệnh Power Architecture được mã hóa tùy chọn trong các lệnh hỗn hợp 16 và 32-bit - Kết quả kích thước mã nhỏ hơn - Vấn đề duy nhất, CPU tuân thủ công nghệ Power Architecture 32-bit - Thực thi và nghỉ hưu theo thứ tự - Xử lý ngoại lệ chính xác - Bộ xử lý nhánh - Bộ cộng tính địa chỉ nhánh chuyên dụng - Chi nhánh tăng tốc bằng cách sử dụng Bộ đệm lệnh Branch Lookahead - Đơn vị tải / lưu trữ - Độ trễ tải một chu kỳ - Hoàn toàn đường ống - Hỗ trợ Endian lớn và nhỏ - Hỗ trợ truy cập sai - Bong bóng đường ống không tải để sử dụng - Ba mươi hai thanh ghi mục đích chung (GPR) 64 bit - Đơn vị quản lý bộ nhớ (MMU) với bộ đệm nhìn sang một bên dịch liên kết hoàn toàn 16 mục nhập (TLB) - Bus lệnh riêng biệt và bus tải / lưu trữ - Hỗ trợ ngắt vectơ - Độ trễ ngắt < 120 ns @ 80 MHz (measured from interrupt request to execution of first instruction of interrupt exception handler)
Hãy đảm bảo thông tin liên hệ của bạn là chính xác. Của bạn tin nhắn sẽ được gửi trực tiếp đến (các) người nhận và sẽ không được hiển thị công khai. Chúng tôi sẽ không bao giờ phân phối hoặc bán của bạn cá nhân thông tin cho bên thứ ba mà không có sự cho phép rõ ràng của bạn.