SAK-TC213L-8F133N AC INFINEON
Có sẵn
SAK-TC213L-8F133N AC INFINEON
Dòng sản phẩm TC22x / TC21x có các tính năng sau:
• Vi điều khiển hiệu suất cao với một lõi CPU
• CPU TriCore vô hướng tiết kiệm năng lượng (TC1.6E), có các tính năng sau:
- Khả năng tương thích mã nhị phân với TC1.6P
– Hoạt động 133 MHz ở dải nhiệt độ đầy đủ
- RAM cào dữ liệu 88 Kbyte (DSPR)
- RAM cào hướng dẫn 8 Kbyte (PSPR)
- Bộ nhớ cache lệnh 8 Kbyte (ICACHE)
– Bộ đệm đọc 4 dòng (DRB)
• Lõi bóng khóa cho TC1.6E
• Nhiều bộ nhớ trên chip
- Tất cả NVM và SRAM nhúng đều được bảo vệ ECC
- Bộ nhớ flash chương trình 1 Mbyte (PFLASH)
- Bộ nhớ Flash dữ liệu 96 Kbyte (DFLASH) có thể sử dụng để mô phỏng EEPROM
– BootROM (BROM)
• Bộ điều khiển DMA 16 kênh với truyền dữ liệu an toàn
• Hệ thống ngắt tinh vi (ECC protected)
• Cấu trúc bus trên chip hiệu suất cao
– Kết nối thanh ngang 64 bit (SRI) cho phép truy cập song song nhanh chóng giữa bus master, CPU và bộ nhớ
- Bus ngoại vi hệ thống 32 bit (SPB) cho các thiết bị ngoại vi và chức năng trên chip
– Một cầu xe buýt (SFI Bridge)
• Bộ quản lý an toàn (SMU) xử lý báo động giám sát an toàn
• Bộ kiểm tra bộ nhớ với các chức năng ECC, Khởi tạo bộ nhớ và MBIST (MTU)
• Màn hình I / O phần cứng (IOM) để kiểm tra I / O kỹ thuật số
• Thiết bị ngoại vi trên chip linh hoạt
- Hai kênh nối tiếp không đồng bộ / đồng bộ (ASCLIN) với hỗ trợ LIN phần cứng (V1.3, V2.0, V2.1 và J2602) lên đến 50 MBaud
- Bốn kênh giao diện SPI xếp hàng đợi (QSPI) với khả năng chính và phụ lên đến 50 Mbit / s
- Một mô-đun MultiCAN + với 3 nút CAN mỗi nút và 128 đối tượng tin nhắn có thể gán miễn phí để xử lý dữ liệu hiệu quả cao thông qua bộ đệm FIFO và truyền dữ liệu cổng
- 4 kênh truyền Nibble cạnh đơn (SENT) để kết nối với cảm biến
- Một mô-đun hẹn giờ chung (GTM) cung cấp một bộ chức năng lọc tín hiệu kỹ thuật số và hẹn giờ mạnh mẽ để thực hiện quản lý Đầu vào / Đầu ra tự trị và phức tạp
- Một mô-đun Capture / So sánh 6 (Hai hạt nhân CCU60 và CCU61)
- Một đơn vị hẹn giờ 12 mục đích chung (GPT120)
• ADC xấp xỉ liên tiếp linh hoạt (VADC)
– Cụm 2 nhân ADC độc lập
– Dải điện áp đầu vào từ 0 V đến 5.5V (nguồn ADC)
• Cổng I / O lập trình kỹ thuật số
• Hỗ trợ gỡ lỗi trên chip cho OCDS Cấp 1 (CPU, DMA, On Chip Buses)
• Giao diện JTAG bốn / năm dây (IEEE 1149.1) hoặc DAP (Cổng truy cập thiết bị)
• Hệ thống quản lý năng lượng và bộ điều chỉnh trên chip
• Bộ tạo đồng hồ với PLL hệ thống
• Bộ điều chỉnh điện áp nhúng
Dòng sản phẩm TC22x / TC21x có các tính năng sau:
• Vi điều khiển hiệu suất cao với một lõi CPU
• CPU TriCore vô hướng tiết kiệm năng lượng (TC1.6E), có các tính năng sau:
- Khả năng tương thích mã nhị phân với TC1.6P
– Hoạt động 133 MHz ở dải nhiệt độ đầy đủ
- RAM cào dữ liệu 88 Kbyte (DSPR)
- RAM cào hướng dẫn 8 Kbyte (PSPR)
- Bộ nhớ cache lệnh 8 Kbyte (ICACHE)
– Bộ đệm đọc 4 dòng (DRB)
• Lõi bóng khóa cho TC1.6E
• Nhiều bộ nhớ trên chip
- Tất cả NVM và SRAM nhúng đều được bảo vệ ECC
- Bộ nhớ flash chương trình 1 Mbyte (PFLASH)
- Bộ nhớ Flash dữ liệu 96 Kbyte (DFLASH) có thể sử dụng để mô phỏng EEPROM
– BootROM (BROM)
• Bộ điều khiển DMA 16 kênh với truyền dữ liệu an toàn
• Hệ thống ngắt tinh vi (ECC protected)
• Cấu trúc bus trên chip hiệu suất cao
– Kết nối thanh ngang 64 bit (SRI) cho phép truy cập song song nhanh chóng giữa bus master, CPU và bộ nhớ
- Bus ngoại vi hệ thống 32 bit (SPB) cho các thiết bị ngoại vi và chức năng trên chip
– Một cầu xe buýt (SFI Bridge)
• Bộ quản lý an toàn (SMU) xử lý báo động giám sát an toàn
• Bộ kiểm tra bộ nhớ với các chức năng ECC, Khởi tạo bộ nhớ và MBIST (MTU)
• Màn hình I / O phần cứng (IOM) để kiểm tra I / O kỹ thuật số
• Thiết bị ngoại vi trên chip linh hoạt
- Hai kênh nối tiếp không đồng bộ / đồng bộ (ASCLIN) với hỗ trợ LIN phần cứng (V1.3, V2.0, V2.1 và J2602) lên đến 50 MBaud
- Bốn kênh giao diện SPI xếp hàng đợi (QSPI) với khả năng chính và phụ lên đến 50 Mbit / s
- Một mô-đun MultiCAN + với 3 nút CAN mỗi nút và 128 đối tượng tin nhắn có thể gán miễn phí để xử lý dữ liệu hiệu quả cao thông qua bộ đệm FIFO và truyền dữ liệu cổng
- 4 kênh truyền Nibble cạnh đơn (SENT) để kết nối với cảm biến
- Một mô-đun hẹn giờ chung (GTM) cung cấp một bộ chức năng lọc tín hiệu kỹ thuật số và hẹn giờ mạnh mẽ để thực hiện quản lý Đầu vào / Đầu ra tự trị và phức tạp
- Một mô-đun Capture / So sánh 6 (Hai hạt nhân CCU60 và CCU61)
- Một đơn vị hẹn giờ 12 mục đích chung (GPT120)
• ADC xấp xỉ liên tiếp linh hoạt (VADC)
– Cụm 2 nhân ADC độc lập
– Dải điện áp đầu vào từ 0 V đến 5.5V (nguồn ADC)
• Cổng I / O lập trình kỹ thuật số
• Hỗ trợ gỡ lỗi trên chip cho OCDS Cấp 1 (CPU, DMA, On Chip Buses)
• Giao diện JTAG bốn / năm dây (IEEE 1149.1) hoặc DAP (Cổng truy cập thiết bị)
• Hệ thống quản lý năng lượng và bộ điều chỉnh trên chip
• Bộ tạo đồng hồ với PLL hệ thống
• Bộ điều chỉnh điện áp nhúng
Vui lòng đảm bảo thông tin liên hệ của bạn là chính xác. Của bạn Tin nhắn sẽ được gửi trực tiếp đến (các) người nhận và sẽ không được hiển thị công khai. Chúng tôi sẽ không bao giờ phân phối hoặc bán của bạn cá nhân thông tin cho bên thứ ba không có sự cho phép rõ ràng của bạn.