Vi mạch ATSAMC21G17A-MZTVAO
Có sẵn
Vi mạch ATSAMC21G17A-MZTVAO
Điều kiện hoạt động • 2.7V - 5.5V, -40 ° C đến + 125 ° C, lõi DC đến 48 MHz • CPU ARM® Cortex-M0® + chạy ở tốc độ lên đến 48 MHz - Hệ số phần cứng một chu kỳ - Bộ đệm theo dõi vi mô - Bộ nhớ Bộ nhớ (MPU) • Flash tự lập trình trong hệ thống 32/64/128/256 KB • Flash tự lập trình độc lập 1/2/4/8 KB để mô phỏng EEPROM • Hệ thống bộ nhớ chính SRAM 4/8/16/32 KB • Đặt lại bật nguồn (POR) và Phát hiện mất điện (BOD) • Tùy chọn xung nhịp bên trong và bên ngoài với phân số 48 MHz đến 96 MHz Vòng lặp khóa pha kỹ thuật số (FDPLL96M) • Bộ điều khiển ngắt bên ngoài (EIC) (Ngắt chân ngắt chỉ khả dụng trong SAM C21N) • 16 ngắt bên ngoài - Ngắt phần cứng (chỉ trên TQFP 100Pin) • Một ngắt không thể che giấu • Giao diện lập trình, kiểm tra và gỡ lỗi Gỡ lỗi dây nối tiếp (SWD) hai chân Công suất thấp • Chế độ ngủ không hoạt động và chờ • Thiết bị ngoại vi SleepWalking SleepWalking • Thiết bị ngoại vi phân chia phần cứng và tăng tốc căn bậc hai (DIVAS) • Bộ điều khiển truy cập bộ nhớ trực tiếp 12 kênh (DMAC) • Hệ thống sự kiện 12 kênh • Lên đến tám Bộ đếm thời gian / Bộ đếm (TC) 16 bit, có thể định cấu hình dưới dạng (xem Lưu ý): Lưu ý: Chụp tối đa và tối thiểu chỉ khả dụng trong các thiết bị SAM C21N. - Một TC 16-bit với các kênh so sánh / chụp - Một TC 8-bit với các kênh so sánh / chụp
- Một TC 32 bit với các kênh so sánh / chụp, bằng cách sử dụng hai TC • Hai Bộ đếm thời gian / Bộ đếm 24 bit và một Bộ hẹn giờ / Bộ đếm 16 bit để điều khiển (TCC), với các chức năng mở rộng: - Lên đến bốn kênh so sánh với đầu ra bổ sung tùy chọn - Tạo mẫu điều chế độ rộng xung (PWM) đồng bộ trên các chân cổng - Bảo vệ lỗi xác định, phân rã nhanh và thời gian chết có thể định cấu hình giữa đầu ra bổ sung - Dphối màu giúp tăng độ phân giải lên đến 5 bit và giảm lỗi lượng tử hóa • Đồng hồ đo tần số (Đồng hồ tham chiếu phân chia chỉ có trong SAM C21N) • Bộ đếm thời gian thực (RTC) 32 bit với chức năng đồng hồ / lịch • Hẹn giờ cơ quan giám sát (WDT) • Máy phát CRC-32 • Tối đa hai giao diện Mạng khu vực điều khiển (CAN): - CAN 2.0A / B và CAN-FD (ISO 11898-1: 2015) • Mỗi giao diện CAN có hai vị trí chân có thể lựa chọn để chuyển đổi giữa hai bộ thu phát CAN bên ngoài (không cần công tắc bên ngoài) • Lên đến tám Giao diện truyền thông nối tiếp (SERCOM), mỗi có thể định cấu hình để hoạt động như một trong hai: - USART với cấu hình bán song công hoàn toàn và một dây - I2C lên đến 3.4 MHz (Ngoại trừ SERCOM6 và SERCOM7) - SPI - LIN chính / phụ - RS-485 - PMBus • Một logic tùy chỉnh có thể định cấu hình (CCL) • Lên đến hai bộ chuyển đổi tương tự sang kỹ thuật số (ADC) 12 bit, 1 Msps với tối đa 12 kênh mỗi kênh (20 kênh duy nhất) - Đầu vào vi sai và một đầu - Tự động bù và bù lỗi khuếch đại - Lấy mẫu quá mức và phân rã trong phần cứng để hỗ trợ 13-, Độ phân giải 14, 15 hoặc 16 bit • Một Bộ chuyển đổi tương tự sang kỹ thuật số Sigma-Delta 16 bit (SDADC) với tối đa 3 kênh vi sai • Bộ chuyển đổi kỹ thuật số sang tương tự (DAC) 10 bit, 350 ksps • Lên đến bốn Bộ so sánh tương tự (AC) với chức năng So sánh cửa sổ • Cảm biến nhiệt độ tích hợp • Bộ điều khiển cảm ứng ngoại vi (PTC) - Cảm ứng điện dung 256 kênh và cảm biến tiệm cận I / O • Lên đến 84 chân I / O có thể lập trình Đánh giá • Gói AEC-Q100 Lớp 1 (-40 ° C đến 125 ° C) • TQFP 100 chân • TQFP 64 chân, VQFN • WLCSP 56 chân
• TQFP 48 chân, VQFN • TQFP 32 chân, VQFN Chung • Tương thích với SAM D20 và SAM D21 (xem Ghi chú)
Điều kiện hoạt động • 2.7V - 5.5V, -40 ° C đến + 125 ° C, lõi DC đến 48 MHz • CPU ARM® Cortex-M0® + chạy ở tốc độ lên đến 48 MHz - Hệ số phần cứng một chu kỳ - Bộ đệm theo dõi vi mô - Bộ nhớ Bộ nhớ (MPU) • Flash tự lập trình trong hệ thống 32/64/128/256 KB • Flash tự lập trình độc lập 1/2/4/8 KB để mô phỏng EEPROM • Hệ thống bộ nhớ chính SRAM 4/8/16/32 KB • Đặt lại bật nguồn (POR) và Phát hiện mất điện (BOD) • Tùy chọn xung nhịp bên trong và bên ngoài với phân số 48 MHz đến 96 MHz Vòng lặp khóa pha kỹ thuật số (FDPLL96M) • Bộ điều khiển ngắt bên ngoài (EIC) (Ngắt chân ngắt chỉ khả dụng trong SAM C21N) • 16 ngắt bên ngoài - Ngắt phần cứng (chỉ trên TQFP 100Pin) • Một ngắt không thể che giấu • Giao diện lập trình, kiểm tra và gỡ lỗi Gỡ lỗi dây nối tiếp (SWD) hai chân Công suất thấp • Chế độ ngủ không hoạt động và chờ • Thiết bị ngoại vi SleepWalking SleepWalking • Thiết bị ngoại vi phân chia phần cứng và tăng tốc căn bậc hai (DIVAS) • Bộ điều khiển truy cập bộ nhớ trực tiếp 12 kênh (DMAC) • Hệ thống sự kiện 12 kênh • Lên đến tám Bộ đếm thời gian / Bộ đếm (TC) 16 bit, có thể định cấu hình dưới dạng (xem Lưu ý): Lưu ý: Chụp tối đa và tối thiểu chỉ khả dụng trong các thiết bị SAM C21N. - Một TC 16-bit với các kênh so sánh / chụp - Một TC 8-bit với các kênh so sánh / chụp
- Một TC 32 bit với các kênh so sánh / chụp, bằng cách sử dụng hai TC • Hai Bộ đếm thời gian / Bộ đếm 24 bit và một Bộ hẹn giờ / Bộ đếm 16 bit để điều khiển (TCC), với các chức năng mở rộng: - Lên đến bốn kênh so sánh với đầu ra bổ sung tùy chọn - Tạo mẫu điều chế độ rộng xung (PWM) đồng bộ trên các chân cổng - Bảo vệ lỗi xác định, phân rã nhanh và thời gian chết có thể định cấu hình giữa đầu ra bổ sung - Dphối màu giúp tăng độ phân giải lên đến 5 bit và giảm lỗi lượng tử hóa • Đồng hồ đo tần số (Đồng hồ tham chiếu phân chia chỉ có trong SAM C21N) • Bộ đếm thời gian thực (RTC) 32 bit với chức năng đồng hồ / lịch • Hẹn giờ cơ quan giám sát (WDT) • Máy phát CRC-32 • Tối đa hai giao diện Mạng khu vực điều khiển (CAN): - CAN 2.0A / B và CAN-FD (ISO 11898-1: 2015) • Mỗi giao diện CAN có hai vị trí chân có thể lựa chọn để chuyển đổi giữa hai bộ thu phát CAN bên ngoài (không cần công tắc bên ngoài) • Lên đến tám Giao diện truyền thông nối tiếp (SERCOM), mỗi có thể định cấu hình để hoạt động như một trong hai: - USART với cấu hình bán song công hoàn toàn và một dây - I2C lên đến 3.4 MHz (Ngoại trừ SERCOM6 và SERCOM7) - SPI - LIN chính / phụ - RS-485 - PMBus • Một logic tùy chỉnh có thể định cấu hình (CCL) • Lên đến hai bộ chuyển đổi tương tự sang kỹ thuật số (ADC) 12 bit, 1 Msps với tối đa 12 kênh mỗi kênh (20 kênh duy nhất) - Đầu vào vi sai và một đầu - Tự động bù và bù lỗi khuếch đại - Lấy mẫu quá mức và phân rã trong phần cứng để hỗ trợ 13-, Độ phân giải 14, 15 hoặc 16 bit • Một Bộ chuyển đổi tương tự sang kỹ thuật số Sigma-Delta 16 bit (SDADC) với tối đa 3 kênh vi sai • Bộ chuyển đổi kỹ thuật số sang tương tự (DAC) 10 bit, 350 ksps • Lên đến bốn Bộ so sánh tương tự (AC) với chức năng So sánh cửa sổ • Cảm biến nhiệt độ tích hợp • Bộ điều khiển cảm ứng ngoại vi (PTC) - Cảm ứng điện dung 256 kênh và cảm biến tiệm cận I / O • Lên đến 84 chân I / O có thể lập trình Đánh giá • Gói AEC-Q100 Lớp 1 (-40 ° C đến 125 ° C) • TQFP 100 chân • TQFP 64 chân, VQFN • WLCSP 56 chân
• TQFP 48 chân, VQFN • TQFP 32 chân, VQFN Chung • Tương thích với SAM D20 và SAM D21 (xem Ghi chú)
Hãy đảm bảo thông tin liên hệ của bạn là chính xác. Của bạn tin nhắn sẽ được gửi trực tiếp đến (các) người nhận và sẽ không được hiển thị công khai. Chúng tôi sẽ không bao giờ phân phối hoặc bán của bạn cá nhân thông tin cho bên thứ ba mà không có sự cho phép rõ ràng của bạn.